# 低ビットコストで大容量な3次元構造の NAND型フラッシュメモリ

Bit-Cost Scalable Technology for Low-Cost and Ultrahigh-Density Flash Memory

| 田中啓安            | 青地 英明         | 仁田山 晃寛           |
|-----------------|---------------|------------------|
| TANAKA Hiroyasu | AOCHI Hideaki | NITAYAMA Akihiro |

東芝は低ビットコストで製造できる大容量メモリを実現するため、BiCS (Bit-Cost Scalable) 技術の開発を行っている。 この技術は、多層に積層させた3次元のメモリセルアレイを一括加工で形成することを特長としており、メモリ容量を大きくする ために積層数を増やしても工程数の増加が少なく、メモリのビットコスト (1ビット当たりの価格)を継続的に低減することができる。

Toshiba has been developing bit-cost scalable (BiCS) technology to realize low-cost and ultrahigh-density flash memory. A feature of BiCS technology is that a whole stack of electrode plates is punched through and plugged by another material to form a three-dimensional memory cell array. This fabrication process is expected to achieve a continuous reduction in bit-cost, since the number of processes will not significantly rise against increases in the number of layers for future ultrahigh-density memories.

## 1 まえがき

これまでNAND型フラッシュメモリの大容量化とビットコス ト低減は、微細化や多値化<sup>(注1)</sup>などの技術によって支えられて きた。しかし、微細加工技術は今後難易度が非常に高くなる こと、必要な加工装置の価格が高騰すること、更にデバイス的 な難易度が増加することが予測されるため、微細化によるビッ トコストの低減は非常に厳しくなると考えられている。そのた め、微細化だけに頼らずビットコストを低減し、大容量メモリ を製造することのできる新しいブレイクスルー(突破)技術が 必要になってきており、例えば、多値化を進めた超多値化やメ モリの積層化などが検討されている。

ここでは、東芝が独自に考案した、積層数の増加に伴い継続的にビットコストを低減することができるBiCS (Bit-Cost Scalable)技術、及び同技術をフラッシュメモリへ応用した例を述べる<sup>(1)</sup>。

を1層追加するたびに最小線幅のリソグラフィ<sup>(住4)</sup>が2~3回 必要であり、1層ごとのプロセスコストが非常に高い。更に各 層のコントロールゲートそれぞれを駆動する回路が必要なた め、積層数の増加に伴い周辺回路が大きくなってしまうという 問題もある。したがって、3次元化に伴いビット密度を上げる ことはできるが、プロセスコスト及びチップ面積の増加により ビットコストが高くなるため、実用には向いていなかった。

それに対しBiCS技術は、"積層数が増えてもリソグラフィの 回数が増えない"、"積層数が増えても周辺回路(ドライバ)の 面積が増えない"というコンセプトを元に考案され、メモリの 積層数を増やすことで、継続的にビットコストを低減してゆくこ とができる。

BiCS技術のセルアレイ製造工程の概念を図1に示す。ま ず、板状の電極膜と層間絶縁膜を交互に積み重ね、積層構造 を形成する。次に、その積層構造を貫通する孔(あな)を一度 のリソグラフィとRIE (Reactive Ion Etching)で一括で開け

### 2 BiCS技術

これまで提案されてきたメモリの3次元化の方式は,ビット 線<sup>(注2)</sup>とワード線<sup>(注3)</sup>を直交させて積み重ね,その交点にメモ リセル(抵抗変化膜と整流性素子)を置くクロスポイントタイ プ<sup>(2),(3)</sup>及び平面で作ったメモリをそのまま積み重ねていくタイ プ<sup>(4),(5)</sup>の2種類であった。しかし,これらの方式ではメモリ層  
 板状電極積層
 画孔開孔メモリ膜形成
 社状電極埋込み

 図1. BiCS技術のコンセプト — BiCS技術のセルアレイは "層数が増えて もリソグラフィの回数が増えない", "各層のメモリセルで平板電極を共有で きる" という特長を持つ。
 Concept of BiCS technology

<sup>(</sup>注1) 一つの素子に多くの情報を蓄積すること。

<sup>(</sup>注2) メモリセルからデータを取り出すための信号線。

<sup>(</sup>注3) 2次元状に並んだメモリセルアレイの中から、一列を選択するため の制御信号線。

<sup>(</sup>注4) 感光剤を塗布した物質を,部分的に露光することでパターンを生成 する技術。

る。そして、その孔の側面にメモリ膜を形成した後、柱状電極 を埋め込む。このような製造工程において、メモリセルは平板 電極と柱状電極の交点に一括形成される。積層数が増えても 貫通孔は一度の加工で開けるため、電極と層間絶縁膜を堆積 (たいせき)する工程数の増加だけでビット密度を上げること ができる。また、行選択線と列選択線で柱状電極1本を選択 できる構造にすると、各層のメモリセルで電極を共有できるた め、電極を駆動する回路の面積増を少なくすることもできる。 これらの特長から、BiCS技術を用いると、積層数の増加に伴 い継続的にビットコストを低減できる。

## 3 BiCSフラッシュメモリ

BiCS技術を適用したBiCSフラッシュメモリにおいて、2章 で述べた平板電極と柱状電極は、それぞれNAND型フラッ シュメモリのコントロールゲートとNAND string<sup>(注5)</sup>に対応し ている。従来のNAND型フラッシュメモリはフローティング ゲートに電荷を蓄積していたが、BiCSフラッシュメモリにおい てはフローティングゲートを配置するスペースがないことと、一 括加工との親和性により、平板電極と柱状電極の交点には電 荷蓄積膜(ONO(酸化膜-窒化膜-酸化膜)の積層膜など) が配置されており、膜中の電荷蓄積量で情報を記憶する。

NAND型フラッシュメモリとして動作させるため, BiCS技術 のセルアレイに,上下の選択ゲート,ビット線,及びソース線<sup>(注6)</sup> を加えた。コントロールゲートは上下選択ゲートによって挟ま れ,その構造の上にビット線,下にソース線が配置されている (**図2**(a))。

上下選択ゲート及びコントロールゲートは縦型FET (電界効 果トランジスタ) であるが,最初にゲート,次にゲート絶縁膜, そしてチャネルとして用いるシリコン柱が形成される。これは



 (注5) NAND型フラッシュメモリにおいて、ビット線側選択ゲートとソース 線側選択ゲートの間で直列接続されたメモリセル。
 (注6) メモリセルのソースを共通に束ねる配線。

通常のFETとは逆の順番である。

BiCSフラッシュメモリの上面を図2(b)に示す。チャネルとな る孔径を最小デザイン幅のFとし、上部選択ゲートの幅は孔と その合わせずれを考慮して2Fにしているため、ピッチは3Fと なっている。ビット線は細密で配置することができるため、2F のピッチとなり、これよりメモリの積層数をn層とすると、セル サイズ(1セル当たりのチップ占有面積)は6F<sup>2</sup>/nとなる。従来 の3次元構造のNAND型フラッシュメモリとBiCSフラッシュ メモリの構造比較を図3に示す。



## 4 BiCSフラッシュメモリの動作

読出しとプログラム動作に関しては、平面のNAND型フラッシュメモリと同様の電圧印加条件で行うことができる。行選択線の上部選択ゲートと列選択線のビット線とで1本のNAND stringを選択し、その中の1ビットをコントロールゲートで選ぶ。 上下選択ゲートを閉じることで、チャネルは基板から切り離され、コントロールゲート直下の電位が局所的に変化する。その ため、上部選択ゲートが選択されていないNAND stringの、 動作電圧による外乱に対する耐性は、平面構造のNAND型フ ラッシュメモリと遜色(そんしょく)ないと考えている。

消去動作に関しては、コントロールゲートのチャネルが直接 基板とつながっていないため、平面のNANDとは異なる。通 常のNAND型フラッシュメモリでは、基板電位を上げること でフローティングゲートに書き込まれた電子を引き抜いていた が、BiCSフラッシュメモリでは、選択ゲート端のチャネルで生 じるGIDL (Gate Induced Drain Leakage)のホール電流で コントロールゲート下のチャネル電位を上げて消去を行う。そ のため、まずソースとドレインの電位を上げていき、その後少 集

し遅らせて上下選択ゲートの電位を上げる。

上述のような消去方式が実際に行えるのかを検証するため, シミュレーションを行った。結果を図4に示す。ソース,ドレ イン及び上下選択ゲートの電位を徐々に上げていくことで,コン トロールゲート下のチャネル電位は上昇し,最終的にチャネル の電位はソース及びドレインと等しい平衡状態に達し,消去に 十分なチャネル電位が得られることがわかった。



## 5 BiCSフラッシュメモリの製造工程

BiCSフラッシュメモリの製造工程を図5に示す。

BiCSフラッシュメモリのセルアレイは、メモリの積層数にか かわらず、メモリ部固有の最小線幅のリソグラフィは5回で形 成することができる。

下部選択ゲート,コントロールゲート,上部選択ゲートトラン ジスタ部の孔開けで3回,上部選択ゲートのラインとスペース から成るパターン形成と、メモリを消去ブロックに分割するた めのスリット加工を合わせて5回である。また,加工を工夫す ることによって孔開けを統合すること、及びスリット加工を解 像度の低いリソグラフィを用い、その後の工程で溝の幅を狭め



ることで、最小線幅のリソグラフィを最小で2回まで減らせる と考えている。

上下選択ゲートとは異なり、コントロールゲートには電荷蓄 積膜を堆積させないといけないため、現在下部選択ゲート、コ ントロールゲート、上部選択ゲートはそれぞれ別々に作製され ている。STI (Shallow Trench Isolation)形成、下部選択 ゲートの形成、及び配線工程は、周辺回路の加工といっしょ に行う。

積層した平板電極各層への配線を行うために,平板電極の 端を階段状に少しずつずらしておき,コンタクトを落とす領域 を用意する必要がある。階段構造の各層それぞれをリソグラ フィで加工していくとコストがかさみ,メモリセルを一括加工す るコストメリットが出ないため,複数段の階段構造を一括で加 工している。

図6に示すように、エッチングとスリミングを交互に行うこと で、複数段の階段構造を一度に加工することができる。試作 を行い、少なくとも4段は同時に加工できることを確認した。 一度に加工できる段数は、レジストスリミングができる量(=レ ジストの膜厚)で決まっており、レジスト膜を厚くすることで、 一括加工できる層数を増やすことができる。また、階段構造



の各層への配線も個々に加工するとコストメリットが出ないため、厚めの窒化シリコン (SiN)をRIEのストッパとして用い、 複数層への配線を同時に加工している。

試作したBiCSフラッシュメモリのビット線方向断面の走査 型電子顕微鏡 (SEM) 写真を図7(a)に示す。上下部選択ゲー ト,コントロールゲート,上部選択ゲートはそれぞれ独立に形成 されている。上下の選択ゲートはp+<sup>(注7)</sup>のポリシリコン,チャネ ルはn-<sup>(注8)</sup>のポリシリコンであり,拡散層はn+<sup>(注9)</sup>に不純物 が注入されている。コントロールゲートはp+ポリシリコン,チャ ネルは不純物の注入を行っていないポリシリコンでできており 拡散層を持たないため,ゲートからの回り込み電界によって電



(注7) p型半導体領域において,不純物濃度の比較的高い部分に使われる。
 (注8) n型半導体領域において,不純物濃度の比較的低い部分に使われる。
 (注9) n型半導体領域において,不純物濃度の比較的高い部分に使われる。

子を蓄積させ,拡散層の代わりとする。ソース線はn+に不純物が注入されたシリコン基板を用いている。

図7(b), (c)は、セル部の3次元断面とコントロールゲート引出 し部の SEM 写真であり、図2(a)に対応するものである。

# 6 あとがき

BiCSフラッシュメモリのコンセプト, NAND型フラッシュメ モリへの応用,動作原理,及び製造方法について述べた。こ の技術は将来の大容量メモリの候補の一つであり,多くの技 術課題を克服し,テラ (T:10<sup>12</sup>) ビット級の不揮発メモリを実 現するため,更なる研究開発を進めていく。

# 文 献

- Tanaka, H., et al. "Bit Cost Scalable Technology with Punch and Plug Process for Ultra High Density Flash Memory". VLSI Tech. IEEE. Kyoto, 2007-06, the Japan Society of Applied Physics and the IEEE Electron Devices Society. Japan, IEEE, 2007, p.14-15.
- (2) Li, F., et al. Evaluation of SiO<sub>2</sub> Antifuse in a 3D-OTP Memory. IEEE Trans. Dev. Mat. Rel. 4, 3, 2004, p.416 - 421.
- (3) Baek, I. G., et al. "Multi-layer Cross-point Binary Oxide Resistive Memory (OxRRAM) for Post-NAND Storage Application". IEDM Tech. Dig. IEEE, Washington, 2005-12, Electron Device Society of IEEE. United States, IEEE, 2005, p.769-772.
- (4) Jung, S. M., et al. "Three Dimensionally Stacked NAND Flash Memory Technology Using Stacking Single Crystal Si Layers on ILD and TANOS Structure for Beyond 30nm Node". IEDM Tech. Dig. IEEE. San Francisco, 2006-12, Electron Device Society of IEEE. United States, IEEE, 2006, P.37 - 40.
- (5) Lai, E. K., et al. "A Multi-Layer Stackable Thin-Film Transistor (TFT) NAND-Type Flash Memory". IEDM Tech. Dig. IEEE. San Francisco, 2006-12, Electron Device Society of IEEE. United States, IEEE, 2006, p.41-44.





セミコンダクター社 半導体研究開発センター 先端メモリ デバイス技術開発部。次世代大容量メモリの技術開発に 従事。

Center for Semiconductor Research & Development

#### 青地 英明 AOCHI Hideaki

セミコンダクター社 半導体研究開発センター 先端メモリ デバイス技術開発部主幹。次世代大容量メモリの技術開発 に従事。

Center for Semiconductor Research & Development

### 仁田山 晃寛 NITAYAMA Akihiro

セミコンダクター社 半導体研究開発センター 先端メモリ デバイス技術開発部長。次世代メモリの技術開発に従事。 Center for Semiconductor Research & Development