- 般 論 文

# 不純物偏析ショットキー接合を用いた 高駆動電流トランジスタの開発

Development of High-Performance MOSFETs with Dopant-Segregated Schottky Junctions

| 木下                 | 敦寛 | 内田         | 建 | 古賀         | 淳二 |
|--------------------|----|------------|---|------------|----|
| KINOSHITA Atsuhiro |    | UCHIDA Ken |   | KOGA Junji |    |

不純物偏析ショットキー (DSS: Dopant Segregated Schottky) 接合をソース・ドレインに適用したトランジスタを試 作し, 従来型トランジスタと特性を比較した。DSS 接合は, 拡散層と比べてより浅い, 低抵抗な接合を可能とする一方, チャネルの伝導特性は劣化させないことがわかった。また, チャネル長が 100 nm 以下のDSS トランジスタにおいては, 世界で初めて<sup>(注1)</sup>のリング発振に成功した。更に, チャネル長 50 nm の n 型チャネルデバイスにおいて, 同等の構造を 持った従来型トランジスタと性能を比較したところ, 駆動電流が 25 %向上することを確認した。この性能向上は, 従来型 トランジスタにおいて一世代先の性能に相当する。

The performance of metal-oxide-semiconductor field-effect transistors (MOSFETs) with dopant-segregated Schottky (DSS) junctions was compared to that of conventional MOSFETs. The DSS technique makes it possible to form shallower junctions with much lower resistance than the conventional source/drain structures. Additionally, it does not degrade the channel mobility.

Toshiba has demonstrated complementary metal-oxide semiconductor (CMOS) ring oscillation with sub-100 nm-channel DSS source/drain MOSFETs for the first time in the world. A DSS n-type MOSFET with a 50 nm channel length shows a drive current 25 % greater than that of a conventional n-type MOSFET. The drive current of DSS transistors corresponds to that of the next generation of conventional transistors.

## 1 まえがき

シリコンULSIの高性能化は、その構成素子である表面電界 効果トランジスタ(以下,トランジスタと略記)を微細化する ことによって実現されてきた。トランジスタの微細化におい ては、チャネル長を短くし、ゲート酸化膜厚を薄くすることに 加え、ソース・ドレイン層を浅く、低抵抗にすることが本質的 に重要である。

最近,2010年以後に量産予定のLSI(50 nm 世代)に向け た高駆動力デバイスとして、ショットキートランジスタが注目 されている<sup>(1)</sup>。ショットキートランジスタは、pn 接合(拡散層) をソース・ドレインとする従来型トランジスタとは異なり、金属/ シリコン接合(ショットキー接合)をソース・ドレインとして 用いたトランジスタのことで、ソース・ドレインの寄生抵抗が 低いことや、短チャネル効果耐性が高い<sup>(2)</sup>ことなどから、 高駆動電流が期待されている。これはショットキー接合の ほうが拡散層よりも浅い接合の形成が容易で、しかも圧倒的 に低抵抗であることによる。

ところが, これまでLSI プロセスにおいて広く使われてき た, コバルトシリサイドやニッケルシリサイドといった金属材 料を用いてショットキートランジスタを作製しても, これは

(注1) 2005年1月現在,当社調べ。

ショットキー接合の障壁高さ( $\phi_b$ )が大きすぎて駆動電流が 著しく低下してしまうことから,実用化には至っていない。

そこで東芝は、不純物偏析ショットキー (DSS: Dopant Segregated Schottky) 技術によって  $\phi_b$ を変調するという新しい アプローチを提案し、これまでに、コバルトシリサイドを用いて 試作した DSSトランジスタにおいて、従来型トランジスタと 同等の駆動電流を達成した<sup>(2)</sup>。しかし、これらの試作デバイス は、チャネル長が長く、寄生抵抗の低減効果が現れにくかった ため、従来型トランジスタに対する優位性を示すことができ なかった。

今回当社は、チャネル長が100 nm以下のDSSトランジスタ を試作し、その特性を従来型トランジスタと比較した。その 結果、低いソース・ドレイン抵抗と優れた短チャネル効果耐性 が観察され、従来型素子と比べて大きな優位性があること がわかった。

## 2 DSS トランジスタの基本特性

従来型トランジスタと、今回当社が試作したDSSトランジ スタの素子構造図を図1に示す<sup>(3)</sup>。DSSトランジスタには、 ソース端のショットキー障壁を下げるため、ヒ素(As)及び ボロン(B)ドープのDSS接合がソース・ドレイン電極として用い られている。





図2. DSS 接合における φ<sub>0</sub> 変調のメカニズム — As ドープとBドープ

とでは、 ゆ かの主要な変調メカニズムが異なる。 これらのメカニズムの 解明とコントロールがDSS 接合の開発には必要不可欠である。

シリサイド チャネル

(a) AsドープDSS 接合

Mechanism of  $\phi_b$  modulation in DSS junctions

 $\phi_b$ 変調

シリサイド

チャネル

(b) Bドープ DSS 接合

AsドープのDSS接合の場合,支配的な $\phi_b$ 変調のメカニズム は、As<sup>+</sup>イオンによって直接変調された  $\phi_b$ が、界面電界の 増加によって生じた鏡像効果により更に下げられる。

一方,BドープのDSS接合では,鏡像効果による変調は 小さく,  $\phi_b$ がBによって直接変調される効果が支配的である。 したがって、Asドープのほうが全体として変調量が大きいこと、 また、BドープDSS 接合にはまだ改善の余地があることがわ かった。

不純物の分布の違いによってもたらされており, As 原子が 金属/シリコン界面のシリコン側に比較的多くしみ出すのに





対し、B原子はそのほとんどが金属側にとどまるために生じる。 更に、これらの挙動の違いは、おおまかに金属及びシリコン中 における不純物の溶解度によって決まる。これらの物理的 な性質を理解し、精密に制御することで初めてDSS 接合を 形成することができる。

DSS 接合と従来型<sup>(4)</sup> 拡散層の, ソース・ドレイン間のシート 抵抗と接合深さの関係を図3に示す。複数の半導体メーカーが 共同で定めた ITRS (International Technology Roadmap for Semiconductors)に示されている,各世代に対する要求値も 併せて示してある。図3からわかるように、DSS 接合を用い ると、従来型拡散層よりも極めて浅く、低抵抗な接合を形成で きることがわかる。

また,50 nm 以降の世代では,現状,従来型拡散層を用いて ITRSの要求値を満たすことが非常に困難であるのに対し, DSS接合を用いれば問題なくクリアできることもわかる。

DSS 接合がソース・ドレインとしての優れた特性を持って いることはわかったが,実際にソース・ドレインに適用した 場合に,チャネルの伝導特性に悪影響を与えないことを調べ ておく必要がある。チャネルの伝導特性が劣化しているかど うかは,キャリア移動度がユニバーサル移動度と一致するか どうかによって調べることができる。

DSSトランジスタの電子及び正孔の移動度を図4に示す。 DSSトランジスタでは、ユニバーサル移動度と完全に一致し たキャリア移動度が得られており、このことは、DSS接合を 拡散層の代わりにソース・ドレインとして用いても、チャネル の伝導特性を劣化させないことを意味している。

## 3 微細ゲートにおける CMOS 動作

今回試作したDSSトランジスタの断面の透過電子顕微鏡 (TEM)写真を図5に示す。通常のトランジスタでは拡散層 によって形成されているソース・ドレインが,コバルトシリ サイドによるDSS接合によって形成されている。



ゲート長90 nmのDSSトランジスタは図6に示すように, n型チャネル,p型チャネルともに良好な電流-電圧特性を示 した。更に,実際のロジック回路の動作例として,151 段の CMOSリングオシレータ特性を測定したものを図7に示す。 図7からわかるとおりノーマルな発振特性を示しており,基 本的な回路動作には問題ない歩留りが確保されている。

ショットキートランジスタにおいてこれほど良好なCMOS リング発振を確認したのは、世界で初めてのことである。こ れらの結果から、DSS接合はショットキートランジスタの問 題点を克服するための有力なブレークスルー技術の一つで あると言える。





## 4 従来型トランジスタとの特性比較

次に,従来型トランジスタとDSSトランジスタの特性を比 較した。ここでの比較は,すべてn型チャネルデバイスにつ いて行った。

チャネル長50 nmのDSSトランジスタの電流 - 電圧特性を 図8に示す。これまでと同様,良好なトランジスタ特性が得ら れている。50 nm程度のチャネル長になると,寄生抵抗の低 減効果や,高い短チャネル効果耐性などのショットキートラン ジスタの利点が発揮され,従来型トランジスタに対して メリットが発揮できると期待している。

そこで,DSS接合をソース・ドレインに適用した効果を調べ るため,DSSトランジスタと従来型トランジスタの駆動電流 – 待機電流特性を比較した(図9)。同等の条件において比較 を行うため,従来型トランジスタのオフセットスペーサ 厚みは,DSSトランジスタの側壁厚みと同じにしてある。同じ 般

論

文



チング特性が得られている。 Characteristics of DSS MOSFET with 50 nm channel length





待機電流 (100 n A / µ m) で比較すると, 従来型トランジスタ と比べ、DSSトランジスタには25%の駆動電流の向上が見ら れた。これは、一世代分の微細化を進めたほどの性能向上 に相当し,極めて大きな改善である。

ちなみに、上述の駆動電流の向上は、DSSトランジスタの 寄生抵抗が従来型よりも小さいことだけによってもたらされ たわけではない。図10は、前記デバイスの短チャネル効果 耐性を比較したものである。図10から、DSSトランジスタは、 従来型トランジスタと比べて明らかに優れた短チャネル効果 耐性を示している。このことは、DSSトランジスタの短チャ ネル効果耐性の高さが,先の電流駆動力向上に大きく寄与 することを意味している。

## 5 あとがき

ショットキー トランジスタは、これまで、従来型トランジスタ を越える可能性を指摘されながら,技術上の問題点があり 実用化に成功した例がなかった。DSS 接合は、それらの問 題点をブレークスルーする可能性を秘めており、当社がコン セプトの提案から開発までを行っている独自技術である。

今回の検討結果により、DSSトランジスタの高性能実証は ひとまず成功したといえるが、信頼性やリーク電流特性など、 より開発サイドの検討を今後更に進めていく必要がある。

## 文 献

- (1) ITRS. International Technology Roadmap for Semiconductors. 入手先 < http://public.itrs.net/>,(参照 2006-02-06).
- (2) 木下敦寛, ほか. 不純物偏析ショットキー接合トランジスタ. 東芝レビュー. 59, 12, 2004, p.52-55.
- Kinoshita, A., et al. "High-performance 50-nm-Gate-Length Schottky-Source/Drain MOSFETs with Dopant-Segregation Junctions". Symposium on VLSI Technology. Kyoto, 2005-06, The Japan Society of Applied Physics/IEEE Electron Devices Society. p.159-160.
- (4) Skotnicki, T. "Transistor Scaling to the End of the Roadmap". Proceedings of the Symposium on VLSI Technology, Short Course. Honolulu, Hawaii, 2004-06, The Japan Society of Applied Physics/IEEE Electron Devices Society.



## 木下 敦寛 KINOSHITA Atsuhiro

研究開発センター LSI 基盤技術ラボラトリー。MOS デバイス の研究・開発に従事。応用物理学会会員。 Advanced LSI Technology Lab.

### 内田 建 UCHIDA Ken

研究開発センター LSI基盤技術ラボラトリー主任研究員。 MOSデバイス,量子効果デバイスの研究・開発に従事。応用 物理学会, IEEE 会員。

Advanced LSI Technology Lab.

## 古賀 淳二 KOGA Junji

研究開発センター LSI基盤技術ラボラトリー主任研究員。 MOSデバイス,量子効果デバイスの研究・開発に従事。応用 物理学会会員。

Advanced LSI Technology Lab.