# MOSFET における高精度移動度モデルの構築

**Construction of Accurate Mobility Model for MOSFETs** 

石原 貴光

松沢 一也

ISHIHARA Takamitsu

MATSUZAWA Kazuya

半導体事業において,新規材料の導入や新規デバイス構造の提案が盛んに行われるようになっている現在,開発コストの低減や製品の迅速な市場投入のために,シミュレーション技術を活用することが不可欠である。そのためには,シミュレーションの各段階においてシミュレータの高精度化を図る必要がある。このうち,半導体デバイスの電気特性を求めるのがデバイスシミュレータである。東芝は,高精度デバイスシミュレーション技術構築の一環として,デバイスの電気特性を直接決める移動度モデルの高精度化を,典型的な新規材料であるオキシナイトライドゲート絶縁膜を備えたMOSFET(金属酸化膜半導体型電界効果トランジスタ)に対して行った。高精度な移動度モデル構築の過程で得られた知見は,電流駆動力変調の原因を追求するための手段としても活用できる。

Lowering of production costs and faster development speeds are required in the semiconductor business field. Simulation technology is useful for such tasks. However, it is necessary to improve simulators for the accurate evaluation of various characteristics of semiconductor devices. The aim of a device simulator is to evaluate the electrical properties of semiconductor devices. In order to increase the reliability of device simulators, Toshiba has formulated an accurate mobility model for MOSFETs with an oxynitride gate insulator. The knowledge obtained through the construction of this accurate mobility model will contribute to the physical understanding of electric current modulation.

## まえがき

半導体事業において,開発コストの低減と製品の迅速な 市場投入は事業の成否を左右する。しかし,LSIの高集積化 に伴うデバイス構造の複雑化により,試作から工場での量産 に至る各段階において,技術者の経験と勘だけでは対処し きれない様々な課題が発生している。開発コストと開発期 間の増大が深刻な問題である。

このような状況に対し,TCAD(Technology Computer-Aided Design)の有効性が広く認識されてきている。TCAD は,問題解決の手段としてもっとも有効であり,その技術内 容は多岐にわたる(図1)。プロセスシミュレーションにより デバイス構造や不純物分布を求め,これらをデバイスシミュ レーションにインプットすることにより,デバイスの電気特性 が得られる。得られた電気特性は,回路シミュレーションに フィードバックされる。

近年,新規材料の導入や新規デバイス構造の提案が盛ん に行われるようになっている。このような場合にもTCADを 有効に活用するためには,シミュレーションの各段階におい て,シミュレータの高精度化を図る必要がある。東芝は,な かでもデバイスシミュレーションの高精度化を目指している。 そのためには,様々な技術的課題が存在するが,デバイスの 電気特性を直接決めるのが移動度であることから,移動度



モデルの高精度化はもっとも重要な技術課題の一つである。 移動度にはキャリア散乱の様々な素過程が関与する。デバ イスシミュレータにより電気特性を正確に予測するためには, それぞれの散乱の性質に基づいて移動度モデルの高精度化 がなされる必要がある。そこで,典型的な新規材料である オキシナイトライドゲート絶縁膜に着目し,このゲート絶縁膜 を備えた MOSFET における高精度移動度モデル構築を行 ったので,以下にその内容について述べる。

## 2 MOSFET でのキャリア移動度の特徴

まず, MOSFET でのキャリア移動度の特徴について説明 する。MOSFETでは,極めて大きな垂直電界のため,基板 の導電型とは逆の導電型のキャリアがチャネル表面に誘導さ れる。このようなキャリアが存在する領域は,反転層と呼ば れている。反転層では、大きな垂直電界により形成された深 いポテンシャル内にキャリアが閉じ込められることから,界 面に垂直方向の運動が量子化される。この量子効果により, 反転層中でのキャリア移動度は,単なる抵抗体としての場合 とは異なる特徴的なふるまいを示すので、特に反転層移動度 と呼ばれている。反転層移動度は,反転層の表面キャリア密 度と基板中の空間電荷密度で決まる実効電界,あるいは表 面キャリア密度の関数として表される。反転層移動度を特徴 づける散乱は、フォノン散乱、クーロン散乱、界面ラフネス散 乱である(図2)。フォノン散乱は、シリコン結晶中の格子振動 による散乱である。クーロン散乱は,図3に示すように,基板 中のイオン化不純物やゲート絶縁膜中の固定電荷といったク





scattering in MOSFET

ーロン散乱源による散乱である。界面ラフネス散乱は,ゲー ト絶縁膜と基板との間の凹凸による散乱である(図3)。フォ ノン散乱は高温で,クーロン散乱は低電界で,界面ラフネス 散乱は高電界で,それぞれ支配的な散乱である(図2)。

熱酸化膜をゲート絶縁膜として用いた従来のMOSFETで は、この反転層移動度の性質についてはかなりの理解が得 られており,高精度な移動度モデルが確立され,実際にデバ イスシミュレータに導入されてMOSFETの電気特性の予測 に活用されている。

#### オキシナイトライドゲート絶縁膜での反転層移動度の 3 特徴

般

論

文

オキシナイトライド絶縁膜は、従来の熱酸化膜に窒素がた かだか数%の割合で導入された絶縁膜である。オキシナイト ライド絶縁膜をゲート絶縁膜として用いることで,極薄ゲート 絶縁膜に特徴的ないくつかの問題を解決することができる。 例えば、極薄ゲート絶縁膜ではゲート電極形成のためゲート ポリシリコンヘホウ素をドーピングするが、そのホウ素がゲ ート絶縁膜を突き抜けて基板に注入されてしまい、電気特性 をばらつかせてしまう問題があるが、この問題を解決するこ とができる。このような理由で、オキシナイトライド絶縁膜は ゲート絶縁膜として現在盛んに用いられている。

オキシナイトライド絶縁膜における反転層移動度の特徴 を,電子,正孔それぞれの場合について図4,図5に示す。 図4,5から次のことがわかる。低い実効電界では電子,正 孔ともに反転層移動度が減少する。一方,高い実効電界で は,熱酸化膜の場合と比べて,電子では増大し,正孔では減 少するという複雑なふるまいを示す。オキシナイトライド絶縁 膜におけるこのような反転層移動度のふるまいは,長年にわ たってそのメカニズムの解明がなされていなかった。しかし、





これまでの実験的検討からオキシナイトライド絶縁膜では, クーロン散乱とラフネス散乱が変調されていると考えられ る。そこで,以下では,クーロン散乱とラフネス散乱の観点 から,オキシナイトライド絶縁膜での反転層移動度の高精度 なモデルを構築する。

## 4 オキシナイトライド絶縁膜でのクーロン散乱移動度

実験結果から,オキシナイトライド絶縁膜では正の固定電 荷が発生していることがわかっている。したがって,低い実 効電界における反転層移動度の低下は,この固定電荷によ るクーロン散乱の増大によるものと考えられる。固定電荷に よるクーロン散乱移動度は,固定電荷の量及び位置と,反転 層中キャリアによるクーロン散乱に対する遮蔽(しゃへい)効 果で決まる。固定電荷量とその位置は実測から見積もられ ている。そこで,反転層中キャリアによる遮蔽効果を適切に 考慮することがモデル計算のポイントである。クーロン散乱 移動度のモデル計算結果と実測値との比較を,電子の場合 について図6に示す。モデル計算結果と実測値は良好に一 致していることがわかる。したがって,オキシナイトライド膜 において低い実効電界で観察される反転層移動度低下は, ゲート絶縁膜中の固定電荷によるクーロン散乱の増大による と結論される。

# 5 オキシナイトライド絶縁膜でのラフネス散乱移動度

ラフネス散乱を特徴づけるのは,図7に示すように,ラフネ スの縦方向の平均的な高さを表すラフネスの高さ,ラフネス の横方向の平均的な長さを表すラフネスの相関長,及びラ フネスの分布を表すラフネス分布関数である。これら三つ の量は,実験的に決めることは難しいので,ラフネス移動度



図6.MOSFET中の反転層電子のクーロン散乱移動度 - オキシナイ トライドゲート絶縁膜を備えたMOSFET中の反転層電子のクーロン 散乱移動度のモデル計算結果と実測値との比較である。

Electron mobility limited by Coulomb scattering in MOSFET with oxynitride gate insulator



のモデル計算と実測値との比較により決めることになる。しかし,電子と正孔について別々にフィッティングしたのでは物理的な妥当性が保障されない。そこで,電子と正孔両方のラフネス移動度の実測値を同じパラメータで再現できるということで,これらパラメータ値の妥当性を確認する。モデル計算のポイントは,正孔のほうがラフネス分布関数の形状変化に対する感度が大きいということである。

図8は,オキシナイトライドゲート絶縁膜での,ラフネス移動度のモデル計算結果と実測値との比較を示している。ラフネス高さは0.45 nm,ラフネスの相関長は1 nm,ラフネス分布としてはガウス型を想定している。これらを用いることで, 電子,正孔ともにラフネス移動度の実測値を良好に再現していることがわかる。比較のため,熱酸化膜の場合は,ラフネス高さは0.55 nm,ラフネスの相関長は1 nm,ラフネス分布は指数型である。

熱酸化膜とオキシナイトライド膜でのラフネス移動度モデ ル化の内容を端的にまとめると、図9のようになる。オキシ ナイトライド絶縁膜では ラフネスの高さが減少しているため, 界面はより平坦(へいたん)になっているように見える一方, ラフネス分布関数が変化している。電子は前者に,正孔は







後者に強く影響を受ける結果,オキシナイトライド絶縁膜では,電子のラフネス移動度は増大するが,正孔のラフネス移動度は減少する。こうして,一見不可解なふるまいも,明確な物理的根拠に基づいて説明することができる。

また、ラフネス分布関数の形状が熱酸化膜とオキシナイト ライド膜で異なっていることから、一般に、ゲート絶縁膜の材 質が異なれば、シリコン基板との界面におけるラフネスの分 布の性質が異なっていることが結論される。これは、ゲート 絶縁膜とシリコン基板界面におけるラフネスの性質について 重要な知見を与える。



図10は今回開発したラフネス散乱移動度モデルとクーロ



図10.MOSFET 中のドレイン電流・ゲート電圧特性のデバイスシミュ レータによる計算結果と実測値の比較 - 開発したラフネス散乱移動度 モデル及びクーロン散乱移動度モデルをデバイスシミュレータに導入し て,オキシナイトライドゲート絶縁膜を備えるMOSFET中のドレイン電流 とゲート電圧特性を計算し,実測値と比較した。

Comparison of experimental and simulated results of drain current vs. gate voltage in MOSFET with oxynitride gate insulator

ン散乱移動度モデルをデバイスシミュレータに導入して,オ キシナイトライドゲート絶縁膜を備える MOSFET のドレイン 電流とゲート電圧特性を計算した結果である。図10から計 算値は実測値を極めて良く再現していることがわかる。

このようにして、デバイスシミュレーションの予測精度を大幅に向上させることができる。また、キャリア移動度の背景にある散乱の素過程にまで立ち入った理解を得ることができ、解析の過程で得られた知見を、実際のデバイス開発の現場で、電流駆動力変調の原因を追求するための手段として活用することができる。

7 あとがき

デバイスシミュレータの高精度化を目指し,オキシナイトラ イドゲート絶縁膜を備えたMOSFETで移動度モデルの構築 を行った。開発した移動度モデルにより,MOSFETの電気 特性の正確なシミュレーションが可能となった。また,移動 度モデルの構築に用いた手法は,新規材料の導入や新構造 デバイスにも対応できる。今後,適用範囲を拡大し,開発し た手法の汎用性を高めていきたい。



石原 貴光 ISHIHARA Takamitsu

研究開発センター LSI基盤技術ラボラトリー研究主務。 微細 MOS デバイスの研究・開発に従事。日本物理学会, 応用物理学会,IEEE 会員。 Advanced LSI Technology Lab.

### 松沢 一也 MATSUZAWA Kazuya

研究開発センター LSI 基盤技術ラボラトリー主任研究員。 デバイスシミュレータ用物理モデル開発に従事。応用物理 学会会員。

Advanced LSI Technology Lab.